一种CMOS折叠结构ADC中的失调抵消技术
A CMOS Folding ADC with Dynamic Element Matching
查看参考文献21篇
文摘
|
CMOS折叠预放电路的失凋是限制CMOS折叠结构A/D转换器实现高分辨率应用的主要原因之一.文中提出差分对的动态匹配技术改善了折叠预放电路的失调,从而为研制CMOS工艺中的高分辨率折叠结构A/D转换器提供了一种可行方案,并给出了MATLAB和电路仿真的实验结果. |
其他语种文摘
|
The offset of the preamplifier limits the accuracy of a folding ADC. Dynamic element matching technique is proposed to improve the match property of the folding circuit and break through the barrier of high resolution implementation in CMOS technology. The results of MATLAB and circuit simulation are summarized. |
来源
|
半导体学报
,2004,25(2):206-213 【核心库】
|
关键词
|
A/D转换器;;CMOS模拟集成电路;;折叠插值;;失调;;动态匹配
|
地址
|
中国科学院半导体研究所, 北京, 100083
|
语种
|
中文 |
文献类型
|
研究性论文 |
ISSN
|
0253-4177 |
学科
|
电子技术、通信技术 |
基金
|
国家863计划
|
文献收藏号
|
CSCD:1359169
|
参考文献 共
21
共2页
|
1.
Pan Hui.
IEEE J Solid-State Circuits,2000,35(12):1769
|
被引
9
次
|
|
|
|
2.
.
Analog Devices, AD6640 Data Sheet,1998
|
被引
1
次
|
|
|
|
3.
Mehr I.
IEEE J Solid-State Circuits,2000,35(3):318
|
被引
21
次
|
|
|
|
4.
.
Analog Devices,AD9224 Data Sheet,1999
|
被引
1
次
|
|
|
|
5.
Van de Grift R E J.
IEEE J Solid-State Circuits,1987,22(6):944
|
被引
2
次
|
|
|
|
6.
Vorenkamp P.
IEEE J Solid-State Circuits,1997,32(12):1876
|
被引
7
次
|
|
|
|
7.
Nauta B.
IEEE J Solid-State Circuits,1995,30(12):1302
|
被引
7
次
|
|
|
|
8.
Flynn M P.
IEEE J Solid-State Circuits,1996,31(9):1248
|
被引
4
次
|
|
|
|
9.
Venes A G W.
IEEE J Solid-State Circuits,1996,31(12):1846
|
被引
10
次
|
|
|
|
10.
Bult K.
IEEE J Solid-State Circuits,1997,32(12):1887
|
被引
8
次
|
|
|
|
11.
Liu M H.
IEEE J Solid-State Circuits,2001,36(1):122
|
被引
5
次
|
|
|
|
12.
刘飞. 150Ms/s、6bit CMOS数字工艺折叠、电流插值A/D转换器.
半导体学报,2002,23:988
|
被引
7
次
|
|
|
|
13.
Choe M J.
IEEE J Solid-State Circuits,2000,35(12):1781
|
被引
2
次
|
|
|
|
14.
Kattmann K.
A technique for reducing differentialnonlinearity errors in flash A/D converters ISSCC Dig TechPapers,1991:170
|
被引
1
次
|
|
|
|
15.
Choe M J.
IEEE J Solid-State Circuits,2001,36(2):184
|
被引
5
次
|
|
|
|
16.
王平.
电子学报,2000,30(12):48
|
被引
1
次
|
|
|
|
17.
Wittmann R.
IEEE J Solid-State Circuits,1995,30(8):935
|
被引
4
次
|
|
|
|
18.
Pelgrom M J M.
IEEE J Solid-State Circuits,1989,24(10):1433
|
被引
53
次
|
|
|
|
19.
Yotsuyanagi M.
IEEE J Solid-State Cir,1993,28(3):292
|
被引
2
次
|
|
|
|
20.
Hertle J.
Work-shop on A/D Converters for Telecommunication,2001
|
被引
1
次
|
|
|
|
|